MST515是一种高性能的,具有全面的画面处理功能的视频处理芯片,主要用于LCD显示器和电视一体化产品上,支持画中画技术,输入分辩率可达 UXGA&1080P,它囊括了所有应用于图象捕捉、处理及显示时钟控制等方面IC的功能,其内部集成了高速率的AD转换器,PLL,和高可靠的 HDMI/DVI接收器,及LVDS转换器等,同时它对EMI部分也有较好的处理,是新一代的绿色节能IC。它有以下主要特点: ●双通道高品质的图象缩放功能 ●双通道三维隔行视频输出 ●全面的PIP/POP功能 ●数字视频I/O和同步信号处理器 ●智能化输入信号模式自动识别; ●集成高性能的PLL锁相环输出 ●高可靠的自适应HDMI/DVI输入接口 ●YUV4:2:2 / 8bit数字视频接口; ●内置增益、对比度、亮度、色饱和度、色调、肤色校正调节电路; ●有效降低EMI电磁干扰功耗技术; ●支持PWN和GPO控制 ●可编程的输出格式 ●内置LVDS传输器 ●高级屏显菜单(OSD)支持; ●内置微控制器 管脚功能描述: 管脚 | 管脚名称 | 管脚功能 | 模拟信号输入端口 | 37 | AVSYNC | ADC场同步信号输入 | 36 | AHSYNC | ADC行同步信号输入 | 32,33 | RIN0M,RIN0P | Pr模拟信号输入(VGA) | 31 | SOGIN0 | Y同步信号(VGA) | 29,30 | GIN0M,GIN0P | Y模拟信号输入(VGA) | 27,28 | BIN0M,BIN0P | Pb模拟信号输入(VGA) | 25,26 | RIN1M,RINIP | Pr模拟信号输入(YPbPr) | 22 | SOGIN1 | Y同步信号(YPbPr) | 23.24 | GIN1M,GIN1P | Y模拟信号输入(YPbPr) | 20,21 | BIN1M,BIN1P | Pb模拟信号输入(YPbPr) | DVI输入端口 | 15 | DVI-SCL | DDC接口,串行时钟信号 | 14 | DVI-SDA | DDC接口,串行数据信号 | 8,9 | CLK+,CLK- | DVI时钟输入信号 | 2,3,5,6,207,208 | DA0+,DA0-,DA1+,DA1-,DA2+,DA2- | DVI输入口 | 11 | REXT | 外部中断电阻 | LVDS端口 | 171,170,169,167,168,,166,161,160 | LVA0M, LVA0P, LVA1M, LVA1P LVA2M ,LVA2P, LVA3M, LVA3P | 低压差分数据输入 | 164,165 | LVACKM, LVACKP | 低压差分时钟输入 | 时钟合成和电源 | 202,203 | XIN,XOUT | 晶振接口 | 4,10 | AVDD-DVI | DVI 3.3V电源 | 17.34 | AVDD-ADC | ADC3.3V电源 | 12 | AVDD-PLL | PLL的3.3V电源 | 109 | AVDD-PLL2 | PLL2的3.3V电源 | 49 | AVDD-APLL | 音频PLL的1.8V电源 | 204 | AVDD-MPLL | PLL的3.3V电源 | 86,102,113, 125,139,154 | VDDM | 存储器2.5V电源 | 66,162,182 | VDDP | 数字输出3.3V电源 | 63,79,131,156, 173,185,195 | VDDC | 数字核心1.8V电源 | 1,7,13,16,35,50,64, 65,80,87,103,108, 114,126,132,140, 155,157,159,163, 172,183,184,194, 205,206 | GROUND | 地 | MCU | 67 | HWRESET | 硬件重启,恒为高电平输入 | 75-72 | DBUS[3:0] | 与MCU的数据通信输入/输出 | 68 | INT | MCU中断输出 | 视频信号输入 | 66 | VI-CK | 视频信号时钟输入 | 48-41,61-54 | VI-DATA | 视频信号(Y,U,V)数据输入 | 数字音频输出 | 188 | AUMCK | 音频控制时钟信号输出 | 189 | AUSD | 音频数据信号输出 | 190 | AUSCK | 音频时钟信号输出 | 191 | AUWS | 选择输出端 |
帧存储器接口 130-127,124-117 | MADR[11:0] | 地址输出 | 101,133 | DQM[1:0] | 数据输出标识 | 81,100,134,153 | DQS[3:0] | 数据写入使能端 | 105 | MCLKE | 时钟输入能端 | 104 | MVREF | 参考电压输入 | 106 | MCLKZ | 时钟补充信号(针对不同的时钟信号)输入 | 107 | MCLK | 时钟信号输入 | 112 | RASZ | 行址开关(恒为低) | 115 | CASZ | 场址开关(恒为低) | 82-85, 88-99,135-138, 141-152 | MDATA[31:0] | 数据输入输出端 | 110,111 | BADR[1:0] | 层选地址 |
|